LAPORAN AKHIR 1 MODUL 4




1. Jurnal
[Kembali]




2. Alat dan Bahan [Kembali]
 
1. Panel DL2203D
2. Panel DL2203C
3. Panel DL2203S

4. Jumper


5. IC74111



7. Switch




8. Power DC


9. Logic Probe  


10. Gerbang AND



11. Gerbang NOT



3. Rangkaian Simulasi [Kembali]



4. Prinsip Kerja Rangkaian [Kembali]

Pada percobaan 1 digunakan 4 J-K Flip- flop dan sebuah gerbang AND, dimana output yang dikeluarkan adalah 4 bit dan ditampilkan menggunakan logic probe. Selain itu, Switch ke-6 dihubungkan dengan kaki J dan K dari flip flop yang mana untuk input J berasal lansung dari switch ke-6 sedangkan input K berasal dari switch ke-6 yang di NOT- kan sehingga Input J dan K akan selalu berlawanan. Selain itu, switch 7 juga terhubung ke gerbang AND yang mana kaki lain dari gerbang AND diberikan input clock, serta output gerbang AND dihubungkan dengan clock J-K flip- flop. Adapun fungsi diberikan gerbang AND disini adalah untuk mengendalikan aliran data secara sinkron dengan clock. Ketika output gerbang AND sesuai dengan tipe aktif clock, maka data akan dipindahkan, dan jika clock tidak aktif, maka perpindahan data akan dihentikan. 
adapun detail rangkaiannya adalah sebagai berikut:

Pada Flip Flop 1, kaki S terhubung ke B6' (B baris 6), kaki J terhubung ke Q dari flip flop kedua, kaki K terhubung ke Q' dari flip flop kedua, kaki C terhubung ke output dari gerbang AND, kaki R terhubung ke B0, dan kaki Q terhubung ke H7.
Pada Flip Flop 2, kaki S terhubung ke B5' (B baris 5), kaki J terhubung ke Q dari flip flop ketiga, kaki K terhubung ke Q' dari flip flop ketiga, kaki C terhubung ke output dari gerbang AND, kaki R terhubung ke B0, dan kaki Q terhubung ke H6.
Pada Flip Flop 3, kaki S terhubung ke B4' (B baris 4), kaki J terhubung ke Q dari flip flop keempat, kaki K terhubung ke Q' dari flip flop keempat, kaki C terhubung ke output dari gerbang AND, kaki R terhubung ke B0, dan kaki Q terhubung ke H5.
Pada Flip Flop 4, kaki S terhubung ke B3' (B baris 3), kaki J terhubung ke B1, kaki K terhubung ke B1', kaki C terhubung ke output dari gerbang AND, kaki R terhubung ke B0, dan kaki Q terhubung ke H4.
Sedangkan untuk input dari kaki AND sendiri terhubung ke B2 dan CLK.

Rangkaian ini dapat berkerja sebagai shift register berjenis SISO, SIPO, PISO atau pun PIPO dengan cara memvariasikan input pada switchnya.

5. Video Rangkaian [Kembali]



6. Analisa [Kembali]

1. Analisa output yang dihasilkan tiap-tiap kondisi.
Jawab:

Kondisi 1: B3-B6=0
                  B0, B2 = 1
                  B1= X
Berdasarkan percobaan yang telah dilakukan, maka terlihat terjadi pergeseran. Ketika B1 diberikan logika 1, maka output flip- flop pertama akan menampilkan logika 1 dan terus bergeser aray berpindah ke flip- flop beriutnya, dan ketika kemudian B1 diberikan logika 0, output flip- flop pertama akan berubah menjadi 0 dan bergeser satu- persatu. Begitu juga dengan input 1 sebelumnya. Hal ini menandakan bahwa pada kondisi ini rangkaian percobaan merupakan shift register dengan jenis SISO (serial in serial out), dimana input masuk satu per satu kemudian juga dikeluarkan satu persatu.

Kondisi 2: B3-B6 =0
                  B1= X
                  B0= 1
                  B2= 
Berdasarkan percobaan yang telah dilakukan sebagaimana pada kondisi 2, terlihat bahwa output dikeluarkan secara serentak. Hal ini menandakan bahwa rangkaian percobaan pada kondisi 2 bertipe SIPO ( serial in paralel out), dimana input masuk satu per satu tetapi keluar secara serentak. Hal ini terlihat ketika B2 di switch dari 1 ke 0, dimana semua output dari masing-masing flip- flop menunjukkan output serentak.

Kondisi 3: B3-B6= X
                  B1= 0
                  B0, B2= 1
Berdasarkan percobaan yang telah dilakukan pada kondisi 3, terlihat bahwa output yang dikeluarkan adalah satu persatu atau bergantian. Akan tetapi, pada kondisi ini input yang diberikan adalah serempak yang mana B3, B4, B5, dan B6 berfungsi sebagai paralel input. Hal ini menunjukkan bahwa pada kondisi ini rangkaian percobaan bertipe PISO (Paralel in serial out), dimana input dimasukkan secara serentak dan dikeluarkan satu per satu.

Kondisi 4: B3-B6= X
                  B0= 1
                  B1, B2= 0
Berdasarkan kondisi pada percobaan ini, terlihat bahwa output dikeluarkan secara serentak ketika diberikan input yang juga serentak, dimana yang berfungsi sebagai input adalah B3, B4, B5, dan B6. Hal ini menunjukkan bahwa rangkaian bertipe PIP0 (Paralel in paralel out), dimana input dimasukkan secara serentak dan dikeluarkan juga secara serentak.

2. Jika gerbang AND pada rangkaian dihapus, sumber clock dihubungkan lansung ke flip-flop, bandingkan output yang didapatkan.
Jawab:

Gerbang AND berfungsi untuk mengontrol perpindahan data dari satu flip- flop ke flip- flop berikutnya. Ketika gerbang AND dihapuskan, maka rangkaian hanya akan berfungsi sebagai SISO dan SIPO, dan tidak dapat berfungsi sebagai PISO maupun PISO.


7. Link Download [Kembali]

  • Download HTML [klik disini]
  • Download Rangkaian Simulasi [klik disini]
  • Download Video Simulasi [klik disini]
  • Download Datasheet IC74111 [klik disini]
  • Download Datasheet Gerbang AND [klik disini]
  • Download Datasheet Gerbang NOT [klik disini]
  • Tidak ada komentar:

    Posting Komentar

    MODUL 4 PRATIKUM uP dan uC

    [KEMBALI KE MENU SEBELUMNYA] DAFTAR ISI     1. Pendahuluan     2. Tujuan     3. Alat dan Bahan     4. Dasar Teori     5. Percob...