TUGAS PENDAHULUAN 1 MODUL 4




1. Kondisi
[Kembali]

Percobaan 1 Kondisi 1

Buatlah rangkaian seperti gambar percobaan 1 dengan output menjadi 8 bit

2. Gambar Rangkaian Simulasi [Kembali]


Gambar 2 Rangkaian Percobaan 1 dengan output 8 bit

3. Video Simulasi [Kembali]






4. Prinsip Kerja [Kembali]

Rangkaian percobaan 1 kondisi merupakan rangkaian shift register dengan jenis SISO (serial in serial out).  Pada rangkaian ini digunakan 8 J-K flip- flop dan output yang dikeluarkan adalah 8 bit yang mana ditampilkan menggunakan logic probe dan ouput dari shift register ini berada pada logic probe terakhir (ke-8) yang berasal dari flip- flop ke-8. Masing- masing kaki R dan S pada flip- flop dihubungkan ke switch dan diberikan logika 1 sehingga menyebabkan R dan S tidak aktif karena disini R dan S merupakan aktif rendah. Selain itu, Switch ke-10 dihubungkan dengan kaki J dan K dari flip flop yang mana untuk input J berasal lansung dari switch ke-10 sedangkan input K berasal dari switch ke-10 yang di NOT- kan sehingga Input J dan K akan selalu berlawanan. Selain itu, switch 9 juga terhubung ke gerbang AND yang mana kaki lain dari gerbang AND diberikan input clock, serta output gerbang AND dihubungkan dengan clock J-K flip- flop. Adapun fungsi diberikan gerbang AND disini adalah untuk mengendalikan aliran data secara sinkron dengan clock. Ketika output gerbang AND sesuai dengan tipe aktif clock, maka data akan dipindahkan, dan jika clock tidak aktif, maka perpindahan data akan dihentikan. 

Pada rangkaian ini yang bekerja sebagai serial input adalah switch ke-10 sebagaimana prinsip dari SISO yaitu memiliki satu jalur input. Kemudian input ini akan diteruskan ke J-K flip- flop pertama. Keluaran dari J-K flip flop pertama akan diteruskan ke J-K flip flop berikutnya. dimana Q dihubungkan ke J dan logicprobe serta Q' dihubungkan ke K dan begitu seterusnya untuk setiap flip-flop. 

ketika input J diberikan logika 1 dan K=0 pada J-K flip-flop pertama, maka sebagaimana prinsip kerja dari J-K flip-flop, Q akan berlogika 1. Kemudian data logika ini akan diteruskan ke flip-flop selanjutnya dan sebagaimana prinsip kerja dari rangkaian shifrt register, maka data akan digeser ke flip-flop selanjutnya dan akan disimpan juga pada flip-flop sebelumnya dan ini terjadi ketika clock raise time. Output akan terus bergeser dan disimpan sementara oleh masing-masing flip- flop sehingga nantinya pada logic probe terakhir (ke-8) akan ditampilkan output dari rangkaian sift register ni. Hal ini sesuai dengan prinsip kerja dari SISO yaitu serial input dan serial output.

5. Link Download [Kembali]

  • Download HTML [klik disini]
  • Download Rangkaian Simulasi[klik disini]
  • Download Video Simulasi [klik disini]
  • Download Datasheet gerbang NOT  [klik disini]
  • Download Datasheet gerbang AND [klik disini]
  • Download Datasheet IC7411 [klik disini]
  • Tidak ada komentar:

    Posting Komentar

    MODUL 4 PRATIKUM uP dan uC

    [KEMBALI KE MENU SEBELUMNYA] DAFTAR ISI     1. Pendahuluan     2. Tujuan     3. Alat dan Bahan     4. Dasar Teori     5. Percob...